Webinar "Xilinx Versal ACAP - From FPGA to Platform" -jetzt anmelden-

Unsere Schulungen - Wissen kompetent vermittelt

Profitieren Sie vom professionellen Know-how unseres E-Teams bei Xilinx-Technologien und Hardwarebeschreibungssprachen: Als Experten mit großer Erfahrung vermitteln Ihnen unsere Teammitglieder die gewünschten Xilinx-Inhalte bzw. Hardwarebeschreibungssprachen gezielt und persönlich.

Unser Programm bietet Inhalte zu Easy Start, Connectivity, FPGA-Technology, Embedded Themen, Vivado, VHDL, Verilog, SystemVerilog, Tcl, Python, DSP, Verifikation und Image Processing. Neben den F2F-Schulungen und Seminaren bieten wir auch Online-Training an. Wählen Sie zwischen einstündigen Webinaren, Shorties und Online Schulungen. Oder wäre unsere Langzeitausbildung etwas für Sie?

Jährlich haben Sie die Wahl aus über 80 Schulungen mit verschiedensten Inhalten. An verschiedenen Standorten in Deutschland oder Inhouse unterrichten Mitglieder unseres Embedded-Teams unter anderem Ingenieure, Techniker, Geschäftsführer, Einkäufer, Projektleiter, Entwickler und Mitarbeiter aus der Verwaltung. Pro Jahr schulen wir dabei rund 1100 Teilnehmer zu Themen der Xilinx-Technologien und von Hardwarebeschreibungssprachen.

Die Länge der Schulungen richtet sich nach den Lerninhalten. Buchen können Sie bei uns ein kostenloses Tagesseminar, einen zwei-/dreitägigen Workshop oder einen fünftägigen Power-Workshop. Möglich sind auch kundenspezifische Schulungen über mehrere Monate. PLC2 bietet darüberhinaus eine Langzeitausbildung für Ihre persönliche Weiterbildung an.

Easy Start

Datum
Titel
Ort
11.02.2021
Easy Start Embedded for ZYNQ-7000 SoC Systems
Freiburg
22.02.2021
Easy Start FPGA Vivado - LIVE ONLINE
Online
01.03.2021
Easy Start Embedded for ZYNQ UltraScale+ MPSoC Systems
Stuttgart
09.03.2021
Easy Start FPGA Vivado
Berlin
10.05.2021
Easy Start Embedded for ZYNQ-7000 SoC Systems
Frankfurt
17.05.2021
Easy Start FPGA Vivado
München
01.07.2021
Easy Start Embedded for ZYNQ UltraScale+ MPSoC Systems
Frankfurt
22.07.2021
Easy Start Embedded for ZYNQ-7000 SoC Systems
München
05.08.2021
Easy Start FPGA Vivado
Stuttgart
04.10.2021
Easy Start Embedded for ZYNQ UltraScale+ MPSoC Systems
Berlin
18.10.2021
Easy Start Embedded for ZYNQ-7000 SoC Systems
Stuttgart
22.11.2021
Easy Start FPGA Vivado
Frankfurt
01.12.2021
Easy Start Embedded for ZYNQ UltraScale+ MPSoC Systems
Freiburg
Auf Anfrage
Easy Start Embedded PetaLinux

FPGA

Datum
Titel
Ort
28.01.2021
Compact VHDL for Simulation
Berlin
24.02.2021
Vivado Logic Analyzer - LIVE ONLINE
Online
25.02.2021
UVM Made Easy for FPGA Designers
Frankfurt
04.03.2021
UltraScale/UltraScale+ Architecture - LIVE ONLINE
Online
11.03.2021
Debugging Techniques Using the VIVADO Logic Analyzer
Berlin
15.03.2021
Compact UltraScale/UltraScale+
München
24.03.2021
Designing with the Spartan-7 Family
Freiburg
25.03.2021
Compact VHDL for Simulation
Freiburg
08.04.2021
Dynamic Function eXchange or Partial Reconfiguration
Frankfurt
22.04.2021
UVM Made Easy for FPGA Designers
München
14.06.2021
Debugging Techniques Using the VIVADO Logic Analyzer
Freiburg
16.06.2021
Compact UltraScale/UltraScale+
Freiburg
21.06.2021
Designing with the Spartan-7 Family
Frankfurt
24.06.2021
Compact VHDL for Simulation
Frankfurt
12.07.2021
Dynamic Function eXchange or Partial Reconfiguration
Stuttgart
29.07.2021
UVM Made Easy for FPGA Designers
Berlin
16.09.2021
Debugging Techniques Using the VIVADO Logic Analyzer
Stuttgart
16.09.2021
Compact VHDL for Simulation
Stuttgart
29.09.2021
Designing with the Spartan-7 Family
Berlin
29.09.2021
Compact UltraScale/UltraScale+
Frankfurt
14.10.2021
UVM Made Easy for FPGA Designers
Freiburg
25.10.2021
Dynamic Function eXchange or Partial Reconfiguration
Freiburg
11.11.2021
Designing with the Spartan-7 Family
Stuttgart
17.11.2021
Compact UltraScale/UltraScale+
Stuttgart
25.11.2021
Compact VHDL for Simulation
München
01.12.2021
Debugging Techniques Using the VIVADO Logic Analyzer
Frankfurt
Auf Anfrage
FPGA Power Optimization
Auf Anfrage
Designing with the XILINX Analog Mixed Signal Solution

Embedded

Datum
Titel
Ort
25.01.2021
Versal ACAP System Architecture
Freiburg
28.01.2021
Migrating to the Vitis Embedded Software Development - LIVE ONLINE
Online
10.02.2021
ZYNQ-7000 SoC System Architecture
Frankfurt
11.02.2021
Zynq UltraScale+ MPSoC for the System Architect - LIVE ONLINE
Online
25.02.2021
Developing Multimedia Solutions with the VCU and GStreamer
Stuttgart
15.03.2021
ZYNQ UltraScale+ MPSoC System Architecture
Stuttgart
15.03.2021
RISC-V Architecture and FPGA Implementation
Freiburg
15.03.2021
Embedded Design with PetaLinux Tools
Stuttgart
22.03.2021
AXI Interface Technology
Freiburg
29.03.2021
RISC-V Core Verification and Compliance Testing
Frankfurt
12.04.2021
Developing Multimedia Solutions with the VCU and GStreamer
Freiburg
26.04.2021
Versal ACAP System Architecture
Frankfurt
01.06.2021
ZYNQ-7000 SoC System Architecture
Berlin
01.06.2021
RISC-V Core Verification and Compliance Testing
München
21.06.2021
ZYNQ UltraScale+ MPSoC System Architecture
Frankfurt
21.06.2021
RISC-V Architecture and FPGA Implementation
Stuttgart
23.06.2021
Embedded Design with PetaLinux Tools
Frankfurt
28.06.2021
AXI Interface Technology
Frankfurt
14.07.2021
Developing Multimedia Solutions with the VCU and GStreamer
Frankfurt
30.08.2021
Versal ACAP System Architecture
Stuttgart
06.09.2021
RISC-V Core Verification and Compliance Testing
Berlin
09.09.2021
ZYNQ-7000 SoC System Architecture
Freiburg
27.09.2021
ZYNQ UltraScale+ MPSoC System Architecture
Freiburg
27.09.2021
RISC-V Architecture and FPGA Implementation
Frankfurt
27.09.2021
Embedded Design with PetaLinux Tools
Berlin
27.09.2021
AXI Interface Technology
Berlin
04.10.2021
Developing Multimedia Solutions with the VCU and GStreamer
Berlin
09.11.2021
Versal ACAP System Architecture
München
11.11.2021
ZYNQ-7000 SoC System Architecture
München
29.11.2021
AXI Interface Technology
München
29.11.2021
Embedded Design with PetaLinux Tools
München
01.12.2021
RISC-V Architecture and FPGA Implementation
München
06.12.2021
ZYNQ UltraScale+ MPSoC System Architecture
München
13.12.2021
RISC-V Core Verification and Compliance Testing
Stuttgart
Auf Anfrage
Embedded Linux Development with Yocto Project
Auf Anfrage
Debug your Linux – Praktisches Debuggen auf echter Hardware
Auf Anfrage
Real-Time Control System Development using RTOS

DSP & Image Processing

Datum
Titel
Ort
04.02.2021
Model Composer
München
22.04.2021
Model Composer
Frankfurt
09.09.2021
Model Composer
Freiburg
09.12.2021
Model Composer
Berlin

Connectivity

Datum
Titel
Ort
25.02.2021
PCIe Protocol Overview - LIVE ONLINE
Online
20.05.2021
Designing with Ethernet MAC Controllers
Stuttgart
10.06.2021
FPGA Board-Design
Berlin
29.09.2021
Designing with Ethernet MAC Controllers
Berlin
18.11.2021
Designing with Ethernet MAC Controllers
Frankfurt
18.11.2021
FPGA Board-Design
Stuttgart

Online Training

Datum
Titel
Ort
28.01.2021
Migrating to the Vitis Embedded Software Development - LIVE ONLINE
Online
11.02.2021
Zynq UltraScale+ MPSoC for the System Architect - LIVE ONLINE
Online
22.02.2021
Easy Start FPGA Vivado - LIVE ONLINE
Online
24.02.2021
Vivado Logic Analyzer - LIVE ONLINE
Online
25.02.2021
PCIe Protocol Overview - LIVE ONLINE
Online
04.03.2021
UltraScale/UltraScale+ Architecture - LIVE ONLINE
Online

Seminare

Keine Veranstaltungen zum Thema gefunden

Berufsbegleitende Weiterbildung

PLC2 bildet Ingenieure und Techniker weiter zu FPGA Experten.  Unser strukturiertes Ausbildungsprogramm vermittelt das Know-how für den gesamten Entwicklungsprozess.

Sie haben die Wahl zwischen zwei zertifizierten Weiterbildungen:

Bei Interesse kontaktieren Sie uns bitte. Wir geben Ihnen gerne genauere Informationen zu unserer Weiterbildung. 

Ansprechpartner


Michael Schwarz
Training & Organisation