Bestellen Sie unseren kompletten Trainingskatalog
Trainingkatalog
HomeTrainingDetail

Xilinx SDSoC/SDAccel/HLS to Vitis - Silica


Für FPGA und SoC Technologien werden neue Methoden der Programmierung geboten, die es auch Softwareentwicklern ermöglicht, Hardware zu programmieren, ohne dass H/W-Programmiersprachen beherrscht werden müssen. SDx Tools von XILINX adressieren den Software Deve - loper! Das Online-Seminar gibt Ihnen den Überblick über diese Werkzeuge und zeigen auf, in welchen Anwendungen und Platformen die verschiedenen Tools einsetzbar sind. Das elementare Tool High-Level-Synthesis (HLS) bietet die Sprachunterstützung für C/C++ und System-C und generiert den optimierten Hardware-Code. Das SDx Tool SDSoC wird für Zynq Technologien eingesetzt, um auch automatisch Hardware generierte Prozessor-Hardwarebeschleu - nigung zu generieren. SDAccel kann für alle XILINX FPGA Tools eingesetzt werden, um mit einem OpenCL-Kernel eine XILINX HardwarePlattform zu programmieren, die im Server-/DatenbankKontext oder in lokaler Hardware integriert wird. Und mit Vitis hat Xilinx nun zuletzt die hier vorgestellten Tools in einem frei verfügbarem Software-Framework zusammengefasst, um einen neuen Standard zu setzen, der den SW Entwicklern den Zugang von HW-Acceleration Methoden nun erleichtert. Zum Abschluss zeigen wir Ihnen ein Vivado generiertes Zynq MPSoC PS/PL Design mit dem Exportieren in die Vitis Entwicklungsumgebung. Ein Seminar mit Entscheidungshilfen für Software-Programmierung auf XILINX Hardware!

 

Zeiten:     9.00 Uhr - 10.30 Uhr    Seminar Teil 1

              10.30 Uhr - 11.00 Uhr    Pause

              11.00 Uhr - 12.30 Uhr    Seminar Teil 2

 

Dauer und Kosten:

  • Dauer: ein halber Tag (2x 90 min.)
  • Dieses Seminar ist kostenfrei
  • Die Kurssprache ist Englisch

 

Agenda: 

  • High-Level-Synthesis (HLS) Overview

  • XILINX SDx Tools Overview

  • The XILINX SDSoC Tool

  • The XILINX SDAccel Tool

  • Vitis Unified Software Platform

  • Vitis Embedded Software Development

  • Vitis Acceleration Libraries

  • XILINX Devices and Platforms for Vitis


Anwendbare Technologien

XILINX FPGAs

Zynq SoCs, MPSoC & RFSoCs

ACAP Versal

ACAP Alveo


Voraussetzungen

Grundlagen von eingebetteten Systemen

Grundlegende Kenntnisse der Programmiersprache C/C++

Grundlagenkenntnisse FPGA Technologie

Termine


auf Anfrage

Dauer und Kosten


Dauer in Tagen: 1Kosten: € 0,00 (netto pro Teilnehmer inkl. ausführlichen Schulungsunterlagen sowie Pausengetränken und Mittagessen)

PLC2 Design

Individuell, detailliert, kundenspezifisch: Mit unserem Expertenwissen erstellen wir für Sie Designs, die genau Ihre Anforderungen erfüllen.

Plc2 Design